Visualdsp++ platformasida raqamli signal protsessorlarini dasturlash texnologiyasi

Visualdsp++ platformasida raqamli signal protsessorlarini dasturlash texnologiyasi

Authors

  • Sanjarbek Ibragimov

DOI:

https://doi.org/10.5281/zenodo.16788885

Keywords:

VisualDSP++, signal protsessori, ADSP-BF561, parallel dasturlash, umumiy xotira, emulyator, kutubxona bog‘lanishi.

Abstract

Mazkur maqolada VisualDSP++ dasturlash platformasi asosida ADSP-BF533 va ADSP-BF561 signal
protsessorlari uchun raqamli signalni qayta ishlashga mo‘ljallangan parallel dasturlash texnologiyasi ishlab chiqilgan.
Bo‘lak-polinomial bazislar asosida spektral koeffitsiyentlarni hisoblovchi dastur ADSP-BF533 bir yadroli va ADSP-BF561
ikki yadroli protsessorlar uchun moslashtirilgan. VisualDSP++ muhitida turli dasturlash usullari — simulyator, emulyator
va EZ-KIT Lite platasi orqali tahlil etilgan. Ayniqsa, “Single Application/Dual Core” yondashuvi orqali umumiy xotiradan
samarali foydalanish imkoniyati yaratilgan. Maqolada ikki yadroli protsessorlarda dasturni loyihalashtirish, umumiy
kutubxonalar bilan ishlash, .ldf fayllarini yaratish va xotira direktivalarini belgilash bo‘yicha batafsil tahlil berilgan

Author Biography

Sanjarbek Ibragimov


Andijon davlat texnika instituti
“Axborot texnologiyalari” kafedrasi dotsenti, t.f.f.d. (PhD)

References

Вальпа О.Д. Разработка устройств на основе цифровых сигнальных процессоров фирмы Analog Devices с

использованием Visual DSP++. – М.: Горячая линия-Телеком, 2007. – 270 с.

Волосова А.В., Параллельные методы и алгоритмы. учебное пособие. М.: МАДИ, 2020 – 176c.

Зайнидинов Х.Н. Методы и средства цифровой обработки сигналов в кусочно-полиномиальных базисах. //

Монография, Академия государственного управления при Президенте РУз. Т: «Fan va texnologiyalar», 2014,

-С. 192.

Зайнидинов Х.Н., Ибрагимов С.С. Икки ядроли Blackfin махсус процессорлари архитектурасининг асосий

хусусиятлари. Фарғона политехника институти илмий-техника журнали 2020 й. 4-сон. 76-82 б.

Зайнидинов Х.Н., Ибрагимов С.С. Параллельный алгоритм быстрого преобразования Хаара для двухядерных

специализированных процессоров. Автоматика и программная инженерия. 2020, №4(34) 11-17-b. http://www.

jurnal.nips.ru

Зайнидинов Х.Н., Ибрагимов С.С., Тожибоев Ғ.О. Blackfin ADSP-BF561 икки ядроли махсус процессорларда

Хаар тез ўзгартиришларни параллеллаштириш учун дастурий мажмуа. O‘zbekiston Respublikasi intellektual mulk

agentligi. elektron hisoblash mashinalari uchun yaratilgan dasturning rasmiy ro‘yxatdan o‘tkazilganligi to‘g‘risidagi

guvohnoma № DGU 09268, 10.09.2020

Зайнидинов Х.Н., Ибрагисов С.С. Икки ядроли махсус процессорларда хаар тез ўзгартиришларни

параллеллаштириш алгоритми ва дастури. Мухаммад Ал-Хоразмий номидаги Тошкент ахборот технологиялари

университети Мухаммад Ал-Хоразмий авлодлари илмий-амалий ва ахборот-таҳлилий журнали. 2020 й. 4-сон.

-57 б.

Хамдамов У.Р. Программирование цифровых сигнальных процессоров в среде Visual DSP++ // «Ахборот –

коммуникация технологиялари» аспирант, магистр ва иктидорли талабалар илмий - техник конференциям

маърузалар тўплами. Тошкент. 2007. – С. 63- 64.

Gan W.S., Kuo S.M. Embedded Signal Processing with the Micro Signal Architecture. John Wiley & Sons, Inc. 2007

VisualDSP++ 5.0 C/C++ Compiler and Library Manual for Blackfin Processors, Analog Devices, Inc. 2008.

ADSP-BF561 Blackfin® Processor Hardware Reference, Analog Devices, Inc. 2013.

Zaynidinov H.N., Ibragimov S.S., Tojiboyev G‘.O. Comparative Analysis of the Architecture of Dual-Core Blackfin Digital

Signal Processors. International Conference On Information Science And Communications Technologies: Applications,

Trends And Opportunities http://www.icisct2021.org/ ICISCT 2021, November 3-5, 2021. https://ieeexplore.ieee.

org/document/9670135 (SCOPUS). p.1-5

Zaynidinov H.N., Ibragimov S.S., Tojiboyev G‘.O., Nurmurodov J.N. Efficiency of Parallelization of Xaar Fast Transform

Algorithm in Dual-Core Digital Signal Processors. 2021 8th International Conference on Computer and Communication

Engineering (ICCCE). 22-23 June 2021, Kuala Lumpur, Malaysia (SCOPUS). p. 7-12

Zaynidinov H.N., Ibragimov S.S., Yusupov I., Tojiboyev G‘.O. Algorithm and Program for Parallel Calculating of Xaar

Fast Transform in Dual-Core Special Processors. Journal of Multidisciplinary Engineering Science and Technology.

ISSN: 2458-9403 (Online) Vol. 7 Issue 9, September – 2020. p. 12696-12703

Downloads

Published

2025-08-01
Loading...